



# Bases de l'architecture pour la programmation - LIFASR3 -

#### Hamid LADJAL

hamid.ladjal@univ-lyon1.fr hamid.ladjal@liris.cnrs.fr

### **COORDONNÉES ET SITE WEB**

### Responsable de L'UE:

#### **Hamid LADJAL**

Bâtiment Nautibus (2ème étage)

Tel: 04 72 43 16 36

Mél: hamid.ladjal@liris.cnrs.fr

hamid.ladjal@univ-lyon1.fr

### Responsables d'amphi, TD et TP:

Hamid LADJAL (mercredi matin et après midi ) + d'autres intervenants

Site WEB de l'UE (pour infos pratiques, supports, corrections ...) http://perso.univ-lyon1.fr/hamid.ladjal/LIFASR3/https://perso.liris.cnrs.fr/hamid.ladjal/LIFASR3/supports.html

### Détail des enseignements de l'UE

### CM: 6 séances de 1h30

- Présentation des concepts fondamentaux
- Notions de base de l'architecture des ordinateurs
- Illustration par des exemples

#### TD: 7 séances de TD de 1h30

- Mieux assimiler les notions de bases
- Analyser un problème et le formaliser
- Apprendre à poser et résoudre des problèmes
- Posséder certaines démarches pour le résoudre

#### TP: 4 séances de TP de 3h00

- Réaliser et programmer des circuits combinatoires et séquentiels simples
- Savoir réaliser et mettre en pratique les notions vues en cours et en TD

# **Emploi du temps**

|            | Mercred         | li Matin (Grp: A, B, C, D)                                          |                   |
|------------|-----------------|---------------------------------------------------------------------|-------------------|
| Mercredi   | CM              | TD                                                                  | TP                |
| 15/09/2021 | CM_1 (8h -9h30) |                                                                     |                   |
|            |                 | TD1 (9h45 - 11h15) (Grp A et B)                                     |                   |
| 22/09/2021 | CM_2 (8h -9h30) | TD1 (11h30 - 13h00) (Grp C et D)                                    |                   |
|            |                 | TD2 (9h45 - 11h15) (Grp A et B)                                     |                   |
| 29/09/2021 | CM_3 (8h -9h30) | TD2 (11h30 - 13h00) (Grp C et D)                                    |                   |
| 06/10/2021 | CM 4 (8h -9h30) | TD3 (9h45 - 11h15) (Grp A et B)<br>TD3 (11h30 - 13h00) (Grp C et D) |                   |
| 00/10/2021 | (en enee)       | TD4 (9h45 - 11h15) (Grp A et B)                                     |                   |
| 13/10/2021 | CM_5 (8h -9h30) | TD4 (11h30 - 13h00) (Grp C et D)                                    |                   |
| 20/10/2021 | CM_6 (8h -9h30) |                                                                     | TP_1(9h45-13h00)  |
|            |                 | TD5 (9h45 - 11h15) (Grp A et B)                                     |                   |
| 27/10/2021 |                 | TD5 (11h30 - 13h00) (Grp C et D)                                    |                   |
| 03/11/2021 | Banalisé        | Banalisé                                                            | Banalisé          |
| 10/11/2021 |                 |                                                                     | TP_2 (9h45-13h00) |
|            |                 | TD6 (9h45 - 11h15) (Grp A et B)                                     |                   |
| 17/11/2021 |                 | TD6 (11h30 - 13h00) (Grp C et D)                                    |                   |
| 24/11/2021 |                 |                                                                     | TP_3 (9h45-13h00) |
|            |                 | TD7 (9h45 - 11h15) (Grp A et B)                                     |                   |
| 01/12/2021 |                 | TD7 (11h30 - 13h00) (Grp C et D)                                    |                   |
| 08/12/2021 |                 |                                                                     | TP_4 (9h45-13h00) |
| 15/12/2021 |                 |                                                                     |                   |
| 22/12/2021 |                 |                                                                     |                   |

## Emploi du temps

|            | Mercredi aprè     | s midi (Groupes: E, F, G, H)   |                    |
|------------|-------------------|--------------------------------|--------------------|
| Mercredi   | СМ                | TD                             | TP                 |
| 15/09/2021 | CM_1 (14h -15h30) |                                |                    |
|            |                   | TD1 (15h45 - 17h15) (Grp EFGH) |                    |
| 22/09/2021 | CM_2 (14h -15h30) |                                |                    |
| 29/09/2021 | CM_3 (14h -15h30) | TD2 (15h45 - 17h15) (Grp EFGH) |                    |
| 06/10/2021 | CM_4 (14h -15h30) | TD3 (15h45 - 17h15) (Grp EFGH) |                    |
| 13/10/2021 | CM_5 (14h -15h30) | TD4 (15h45 - 17h15) (Grp EFGH) |                    |
| 20/10/2021 |                   |                                | TP_1(14h00-17h00)  |
| 27/10/2021 |                   | TD5 (14h00 - 15h30) (Grp EFGH) |                    |
| 03/11/2021 | Banalisé          | Banalisé                       | Banalisé           |
| 10/11/2021 |                   |                                | TP_2 (14h00-17h00) |
| 17/11/2021 |                   | TD6 (14h00 - 15h30) (Grp EFGH) |                    |
| 24/11/2021 |                   |                                | TP_3 (14h00-17h00) |
| 01/12/2021 |                   | TD7 (14h00 - 15h30) (Grp EFGH) |                    |
| 08/12/2021 |                   |                                | TP_4 (14h00-17h00) |
| 15/12/2021 |                   |                                |                    |
| 22/12/2021 |                   |                                |                    |

### MODALITÉ DE CONTRÔLE DES CONNAISSANCES (MCC)

#### En TD (30% de la note finale):

- Un contrôle de présence à chaque séance
- 2 interrogations de 30 min environ (15% chacune)

#### En TP (30% de la note finale):

- 1 TP noté de 1h00 en fin se semestre

#### Contrôle final (40% de la note finale)

- Épreuve de 1h30 sans document, anonyme
- Questions de cours, exercices....

#### Absences seront contrôlées à chaque séance de TD et TP

- Justificatif en cas d'absence (=>enseignant de TD/TP validé par la scolarité)
- Une influence sur la note de l'UE

### **INFOS PRATIQUES**

#### Environnement et outils de travail

- Linux / windows
- Répertoire utilisateur W:
- Logisim: Un outil pour le design et la simulation de circuits logiques numériques
- https://logisim.fr.uptodown.com



#### Conseils sur la méthode de travail

### Pdf = uniquement copies des transparents

=>Prendre des notes (en particulier exercices)Pour vous aider : transparents numérotés

#### - Savoir refaire les exercices et les TP

### Temps de travail estimé :

- Après un CM 1h 1h30
- Après un TD 1h30 2h00
- Cours avec complexité croissante

# **Plan**

- 1) L'algèbre de Boole, la logique combinatoire et les circuits combinatoires
- 2) Circuits séquentiels
- 3) Représentation et codage des données





# CM1: Logique combinatoire et les circuits combinatoires

hamid.ladjal@univ-lyon1.fr hamid.ladjal@liris.cnrs.fr

# Logique combinatoire

- L'algèbre de Boole
- Opérateurs de base
- Propriétés et les fonctions combinatoires
- Circuits combinatoires:
  - Multiplexeur et démultiplexeur
  - Codeur, décodeur et transcodeur
  - Additionneur et comparateur....

### Introduction

 Les machines numériques (ordinateur, tablette, téléphone...) sont constituées d'un ensemble de circuits électroniques.



 Chaque circuit fournit une fonction logique bien déterminée; opérations logiques ou arithmétiques (addition, soustraction, comparaison,....).

### Introduction

 Une fonction logique de base est réalisée à l'aide des portes logiques qui permettent d'effectuer des opérations élémentaires.

 Ces portes logiques sont aujourd'hui réalisées à l'aide de transistors.



### Introduction

 Pour concevoir et réaliser ce circuit on doit avoir un modèle mathématique de la fonction réalisée par ce circuit.

 Ce modèle doit prendre en considération le système binaire.

Le modèle mathématique utilisé est celui de Boole.

# Algèbre de Boole

1854 : Georges Boole propose une algèbre

Propositions vraies ou fausses et opérateurs possibles Algèbre de Boole

Étude des systèmes binaires : Possédant deux états s'excluant mutuellement

C'est le cas des systèmes numériques (des sous ensembles : les circuits logiques)

# Algèbre binaire

On se limite : Base de l'algèbre de Boole Propriétés indispensables aux systèmes logiques

### <u>Définitions</u>:

- États logiques : 0 et 1, Vrai et Faux, H et L (purement symbolique)
- Variable logique: Symbole pouvant prendre comme valeur des états logiques (A,b,c, Out ...)
- Fonction logique : Expression de variables et d'opérateurs (f = not(a)^ (c OR r.t))

## Calcul propositionnel

Algèbre de Boole sur [0,1] = algèbre binaire Structure d'algèbre de Boole

- 2 lois de composition interne (LCI)
- 1 application unaire

### 2 LCI: ET, OU

Somme (OU, Réunion, Disjonction)

$$s = a + b = a \vee b$$

Produit (ET, intersection, Conjonction)

$$s = a \cdot b = ab = a \wedge b$$

### **Application unaire:**

• Not (complémentation, inversion, négation, non)  $s = \overline{a} = not(a) = \neg a$ 

## **Fonctions logiques**

Fonction logique à n variables f(a,b,c,d,...,n)

$$[0,1]^n \longrightarrow [0,1]$$

- Une fonction logique ne peut prendre que deux valeurs
- Les cas possibles forment un ensemble fini (2<sup>n</sup>)
- La table de fonction logique = table de vérité

# Opérateurs logiques de base

# OU (OR)

- Le OU est un opérateur binaire (deux variables), à pour rôle de réaliser la somme logique entre deux variables logiques.
- Le OU fait la disjonction entre deux variables.
- Le OU est défini par F(A,B)= A + B (il ne faut pas confondre avec la somme arithmétique)

| А | В | A + B |
|---|---|-------|
| 0 | 0 | 0     |
| 0 | 1 | 1     |
| 1 | 0 | 1     |
| 1 | 1 | 1     |



### ET (AND)

- Le ET est un opérateur binaire (deux variables), à pour rôle de réaliser le Produit logique entre deux variables booléennes.
- Le ET fait la conjonction entre deux variables.
- Le ET est défini par : F(A,B)= A

| А | В | A . B |
|---|---|-------|
| 0 | 0 | 0     |
| 0 | 1 | 0     |
| 1 | 0 | 0     |
| 1 | 1 | 1     |

### NON (négation)

 NON : est un opérateur unaire ( une seule variable) qui à pour rôle d'inverser la valeur d'une variable.

$$F(A) = Non A = \overline{A}$$
  
( lire : A barre )

| Α | A |
|---|---|
| 0 | 1 |
| 1 | 0 |

### Tables de vérité de ET, OU, NON



$$s = a + b$$

S est vrai si a OU b est vrai.

| <u>a b</u> | S |
|------------|---|
| 0 0        | 0 |
| 0 1        | 1 |
| 1 0        | 1 |
| 11         | 1 |



$$s = a.b$$

S est vrai si a ET b sont vrais.

| a b | S |
|-----|---|
| 0 0 | 0 |
| 0 1 | 0 |
| 10  | 0 |
| 1 1 | 1 |

a
$$0$$
 $1$ 
 $1$ 
 $0$ 
 $s = \overline{a}$ 

S est vrai si a est faux

| a | S |
|---|---|
| 0 | 1 |
| 1 | 0 |

### Deux autres opérateurs : NAND, NOR



$$s = a \uparrow b = a.b$$

S est vrai si a OU b est faux.

NAND (Not-AND)



NOR (Not-OR)

NAND et NOR ne sont pas associatifs

# Encore un opérateur : XOR



S est vrai si a OU b est vrai mais pas les deux.

XOR (Ou-Exclusif) vaut 1 si a est différent de b Opérateur de différence (disjonction)

# Encore un opérateur : XOR

XOR est associatif  $s = a \oplus b \oplus c \dots \oplus n$ vaut 1 si le nombre de variables à 1 est impair.

$$s = \overline{a \oplus b} = a \oplus b = a \oplus \overline{b} = a \times NOR b$$
  
 $\times NOR = XOR \text{ vaut 1 si} \ a = b$ 

Inverseur programmable : (le programme vaut 0 ou 1)  $a \oplus 1 = \overline{a}$   $a \oplus 0 = a$ 

# Simplification des fonctions logiques

# Simplification /optimisation?

### Méthodes «classiques» de simplifications :

- pas de solution unique
- indépendant de la technologie
- le temps n'est pas pris en compte

La simplification «mathématique» n'est pas toujours optimale en regard des critères d'optimisation technologiques.

### Simplification des fonctions logiques

- L'objectif de la simplification des fonctions logiques est de :
  - réduire le nombre de termes dans une fonction
  - et de réduire le nombre de variables dans un terme
- Cela afin de réduire le nombre de portes logiques utilisées ->
  réduire le coût du circuit
- Plusieurs méthodes existent pour la simplification :
  - 1) Les méthodes algébriques
  - 2) Les méthodes graphiques : ( ex : tableaux de karnaugh )

### 1) Les méthodes algébriques

### Commutativité

$$a+b=b+a$$

$$a.b = b.a$$

### Associativité

$$a+(b+c) = (a+b)+c$$

$$a.(b.c) = (a.b).c$$

#### Distributivité

$$a.(b+c) = a.b+a.c$$

$$a+(b.c) = (a+b).(a+c)$$

### Idempotence

$$a+a=a$$

$$a.a = a$$

Absorption

$$a+a.b=a$$

$$a.(a+b) = a$$

Involution

$$=$$
 a = a

### Les méthodes algébriques

### Elément neutre

$$a+0 = a$$

$$a.1 = a$$

Elément absorbant

$$a+1=1$$

$$a.0 = 0$$

Inverse

$$a+\overline{a}=1$$

$$a.a = 0$$

Théorème de "De Morgan"

$$\overline{a+b} = \overline{a} \cdot \overline{b}$$

$$\overline{a.b} = \overline{a} + \overline{b}$$

$$\sum_{i} x_{i} = \prod_{i} \overline{x_{i}}$$

$$\overline{\prod_{i} x_{i}} = \sum_{i} \overline{x_{i}}$$

Théorème du Consensus

$$a.x+b.\overline{x+}a.b = a.x+b.\overline{x}$$

$$(a+x)(\overline{b}+x)(a+b)=(a+x)(\overline{b}+x)$$

### **Exercice 1:**

Démontrez la proposition suivante :

$$ABC + AB\overline{C} + A\overline{B}CD = AB + ACD$$

$$ABC + \overline{ABC} + A\overline{BC} + AB\overline{C} = BC + AC + AB$$

### Correction

$$ABC + AB\overline{C} + A\overline{B}CD = AB (C + \overline{C}) + A\overline{B}CD$$

$$= AB + A\overline{B}CD$$

$$= A (B + \overline{B} (CD))$$

$$= A (B + CD)$$

$$= AB + ACD$$

$$A.B.C + \overline{A}.B.C + A.\overline{B}.C + A.B.\overline{C} =$$
 $A.B.C + \overline{A}.B.C + A.B.C + A.\overline{B}.C + ABC + A.B.\overline{C} =$ 
 $B.C + A.C + A.B$ 

# Simplification par la table de Karnaugh

# Description de la table de karnaugh

• La méthode consiste à mettre en évidence par une méthode graphique (un tableau) tous les termes qui sont adjacents (qui ne différent que par l'état d'une seule variable).

• Un tableau de Karnaugh = table de vérité de 2<sup>n</sup> cases avec un changement unique entre 2 cases voisines d'où des codes cycliques (Gray ou binaire réfléchi).

 La méthode peut s'appliquer aux fonctions logiques de 2,3,4,5 et 6 variables.

• Les tableaux de Karnaugh comportent 2<sup>n</sup> cases (n: est le nombre de variables).

## Description de la table de karnaugh

### Règles de regroupement :

- groupe de 2<sup>n</sup> cases : 1,2,4 ou 8
- en ligne, colonne, rectangle, carré, mais pas diagonale
- tous les 1, mais pas les 0 au moins une fois dans les groupements

### Règles de minimisation de la fonction :

- rechercher les groupements en commençant par les cases qui n'ont qu'une seule façon de se grouper
- rechercher les groupements les plus grands
- les groupements doivent contenir au moins un 1 non utilisé par les autres groupements
- L'expression logique finale est la réunion ( la somme ) des groupements après simplification et élimination des variables qui changent d'état.

## Système binaire

• Dans le système binaire, pour exprimer n'importe quelle valeur on utilise uniquement 2 symboles : { 0, 1}



. Un nombre dans la base 2 peut être écrit aussi sous la forme polynomiale

# Système binaire

#### **Exemple**

- Sur **un seul bit** : 0 , 1
- Sur 2 bits:

| Binaire | Décimal |
|---------|---------|
| 00      | 0       |
| 01      | 1       |
| 10      | 2       |
| 11      | 3       |
|         |         |

 $2^{1}2^{0}$ 

4 combinaisons= 2<sup>2</sup>

#### Sur 3 Bits

 $2^22^12^0$ 

| Binaire | Décimal |
|---------|---------|
| 000     | 0       |
| 001     | 1       |
| 010     | 2       |
| 011     | 3       |
| 100     | 4       |
| 101     | 5       |
| 110     | 6       |
| 111     | 7       |
|         |         |

8 combinaisons= 23

#### **Sur 4 Bits**

| Binaire | Décimal |
|---------|---------|
| 0000    | 0       |
| 0001    | 1       |
| 0010    | 2       |
| 0011    | 3       |
| 0100    | 4       |
| 0101    | 5       |
| 0110    | 6       |
| 0111    | 7       |
| 1000    | 8       |
| 1001    | 9       |
| 1010    | 10      |
| 1011    | 11      |
| 1100    | 12      |
| 1101    | 13      |
| 1110    | 14      |
| 1111    | 15      |

#### 16 combinaisons= 24

# Description de la table de karnaugh





Tableau à 2 variables

Tableaux à 3 variables

f (a,c,d, ..,n) fonction logique à N entrées sera représentée par une table à 2<sup>N</sup> lignes un tableau à 2<sup>N</sup> cases

| abc   | f(a,b,c) |     |               |    |    |       |      | Code Gray ou                    |
|-------|----------|-----|---------------|----|----|-------|------|---------------------------------|
| 0 0 0 | 0        | \ k | )C            |    |    |       |      | binaire réfléchi                |
| 0 0 1 | 1        | a \ | $\bigcirc 00$ | 01 | 11 | 10    |      | = 4 a a v.l. a b a m a m a m t  |
| 010   | 0        | 0   | 0             | 1  | 0  | 0     |      | 1 seul changement entre 2 codes |
| 0 1 1 | 0        | 1   | 1             | 0  | 1  | 0     |      | successifs                      |
| 100   | 1        | '   | •             |    |    | U     |      |                                 |
| 101   | 0        |     |               |    |    | f(a,b | ),C) |                                 |
| 110   | 0        |     |               |    |    |       |      |                                 |
| 111   | 1        |     |               |    |    |       |      | 4                               |

## **Exemple 1 : 3 variables**



### **Exemple 2 : 4 variables**



## **Exemple 3: 4 variables**



#### **Exemple 4: 5 variables**



 $F(A,B,C,D,U) = \overline{A} \overline{B} + A.B.D.\overline{U} + \overline{A}.C.\overline{D}.U + A.\overline{B}.D.U$ 

### **Exercice**

Trouver la forme simplifiée des fonctions à partir des deux tableaux ?



| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| 00 | 1  |    | 1  | 1  |
| 01 |    |    |    |    |
| 11 |    |    |    |    |
| 10 | 1  | 1  | 1  | 1  |

# Logique multi-niveaux

On peut généraliser l'algèbre binaire à plus de 2 niveaux

| а | b | 0 | 1 | Z | X |
|---|---|---|---|---|---|
|   | 0 | 0 | X | 0 | X |
|   | 1 | X | 1 | 1 | X |
|   | Z | 0 | 1 | Z | X |
|   | X | X | X | X | X |

0 logique

1 logique

Z déconnecté

X inconnu

# Logique multi-niveaux

- •Pour les cas impossibles ou interdites il faut mettre un X dans la T.V .
- Les cas impossibles sont représentées
   aussi par des X dans la table de karnaugh

| AB |    |    |    |    |
|----|----|----|----|----|
| CD | 00 | 01 | 11 | 10 |
| 00 |    |    | 1  |    |
| 01 |    | 1  | X  | X  |
| 11 | 1  | 1  | X  | X  |
| 10 |    | 1  | 1  | 1  |

| A | В | С | D | S |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 | X |
| 1 | 0 | 1 | 0 | 1 |
| 1 | 0 | 1 | 1 | X |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | X |
| 1 | 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 | X |

- Il est possible d'utiliser les X dans des regroupements :
  - Soit les prendre comme étant des 1
  - Ou les prendre comme étant des 0
- Il ne faut pas former des regroupement qui contient uniquement des X







$$AB + CD + BD$$



$$AB + CD + BD + AC$$



$$AB+CD+BD+AC+BC$$

# Représentation des fonctions

 Diagramme de Venn ou d'Euler vue ensembliste



- Table de vérité
- Tableau de Karnaugh
- Équation logique ex: f(a,b)=a+b
- Chronogramme : Graphe d'évolution temporelle



# **Chronogrammes**

#### Plusieurs niveaux d'abstraction :

fonctionnel,



# **Chronogrammes**

#### Plusieurs niveaux d'abstraction :



# **Chronogrammes**

#### Plusieurs niveaux d'abstraction :

analogique symbolique



# Réalisation en électronique

0/1 représentés par des tensions, courants, charges, fréquences, ....

Classiquement TENSIONS: Niveau haut = H (le plus positif)
Niveau bas = L (B) (le plus négatif)

Association d'une information binaire à un niveau :

Convention positive  $H \longrightarrow 1$  (ou logique positive)  $L \longrightarrow 0$ 

Convention négative  $H \longrightarrow 0$  (ou logique négative)  $L \longrightarrow 1$ 

# Représentation graphique : Norme française

#### Les portes logiques:











# Représentation graphique : Norme américaine

#### Les portes logiques:



## Schéma d'un circuit logique (Logigramme)

- •Un logigramme est la traduction de la fonction logique en un schéma électronique.
- •Le principe consiste à remplacer chaque opérateur logique par la porte logique qui lui correspond.

## **Exemple 1**

$$F(A, B, C) = A.B + B.C$$



# Les circuits combinatoires

# Moyens physiques de réalisation des fonctions logiques



#### Les circuits combinatoires

#### **Objectifs**

- Apprendre la structure de quelques circuits combinatoires souvent utilisés (multiplexeur, codeur et decodeur, demi additionneur, additionneur complet,.....).
- Apprendre comment utiliser des circuits combinatoires pour concevoir d'autres circuits plus complexes.

### Circuits combinatoires

- Un circuit combinatoire est un circuit numérique dont les sorties dépendent uniquement des entrées.
- $S_i = F(E_i)$
- $S_i = F(E_1, E_2, ..., E_n)$



 C'est possible d'utiliser des circuits combinatoires pour réaliser d'autres circuits plus complexes.

# Composants combinatoires

- Inverseurs
- Multiplexeur / démultiplexeur
- Codeurs / Décodeurs
- Transcodeurs
- Additionneur, comparateurs
- Unité arithmétique et logique UAL

# Portes intégrées

Options technologiques : familles logiques

(TTL,CMOS, BiCMOS, ECL..)

Entrées: classique, triggée

x | E

Sorties: collecteur (drain) ouvert, sortie 3 états ...

#### Remarque 1:

10 entrées =  $2^{10}$  fonctions possibles

Choix des meilleures fonctions

# Portes intégrées

#### **Remarque 2:**

Problème du nombre de boîtiers pour réaliser une fonction logique —— INTEGRATION

```
SSI (small scale integration) petite : inférieur à 12 portes
```

MSI (medium) moyenne : 12 à 99

LSI (large) grande : 100 à 9999

VLSI (very large) très grande : 10 000 à 99 999

ULSI (ultra large) ultra grande : 100 000 et plus

#### **Remarque 3:**

Une manière d'augmenter la puissance de traitement est de construire des CI dédiés à une application

(ASIC pour Application Specific Integrated Circuit)

# Multiplexeur

- Un multiplexeur est un circuit combinatoire qui permet de sélectionner une information (1 bit) parmi 2<sup>n</sup> valeurs en entrée.
- Il possède :
  - 2<sup>n</sup> entrées d'information
  - Une seule sortie
  - N entrées de sélection (commandes)



# Multiplexeur 4 → 1

#### Sélection d'une voie parmi 2<sup>N</sup> par N bits de commande



Si 
$$(S_1S_0)_2 = (0)_{10}$$
 alors  $Q = I_0$   
 $Q = \overline{S_1}.\overline{S_0}.I_0$ 

Si 
$$(S_1S_0)_2 = (1)_{\underline{10}}$$
 alors  $Q = I_1$   
 $Q = \overline{S_1}.S_0.I_1$ 

| <b>S</b> 1 | S0 | Q                     |  |
|------------|----|-----------------------|--|
| 0          | 0  | lo                    |  |
| 0          | 1  | I <sub>1</sub>        |  |
| 1          | 0  | <b>l</b> <sub>2</sub> |  |

3

$$Q = \overline{S_1}.\overline{S_0}.I_0 + \overline{S_1}.S_0.I_1 + \overline{S_1}.\overline{S_0}.I_2 + \overline{S_1}.S_0.I_3$$

# Multiplexeur (logigramme)

$$Q = \overline{S_1}.\overline{S_0}.I_0 + \overline{S_1}.S_0.I_1 + S_1.\overline{S_0}.I_2 + S_1.S_0.I_3$$



**Applications :** La conversion parallèle / série d'informations

# Multiplexeur (logigramme)

$$Q = \overline{S_1}.\overline{S_0}.I_0 + \overline{S_1}.S_0.I_1 + S_1.\overline{S_0}.I_2 + S_1.S_0.I_3$$



# Démultiplexeur

- Il joue le rôle inverse d'un multiplexeurs, il permet de faire passer une information dans l'une des sorties selon les valeurs des entrées de commandes.
- Il possède :
  - une seule entrée
  - 2<sup>n</sup> sorties
  - N entrées de sélection (commandes)



## Démultiplexeur : 1 parmi 2<sup>n</sup>



$$Q_0 = E si (S_1S_0)_2 = 0$$
  
0 sinon

$$Q_1 = E si (S_1S_0)_2 = 1$$
  
0 sinon

Remarque : E peut ne pas être «disponible»

Sortie sélectionnée = 1 les autres 0

ou Sortie sélectionnée = 0 les autres 1

## Démultiplexeur : 1 →4



$$Q0 = \overline{S1}.\overline{S0}.(E)$$

$$Q1 = S1.S0.(E)$$

$$Q2 = S1.S0.(E)$$

$$Q3 = S1.S0.(E)$$

| S <sub>1</sub> | S₀ | Q3 | Q2 | Q1 | Q0 |
|----------------|----|----|----|----|----|
| 0              | 0  | 0  | 0  | 0  | Е  |
| 0              | 1  | 0  | 0  | E  | 0  |
| 1              | 0  | 0  | E  | 0  | 0  |
| 1              | 1  | ш  | 0  | 0  | 0  |

Table de vérité

## Codeur (ou Encodeur)

#### Faire correspondre un mot code à un symbole



Traduit le rang de l'entrée active en un code binaire

Exemple: Clavier / Scan code

Caractère / Code ASCII

## L'encodeur binaire $(4 \rightarrow 2)$

#### Table de vérité

| Io | I <sub>1</sub> |   | <b>I</b> <sub>3</sub> | X | у |
|----|----------------|---|-----------------------|---|---|
| 0  | 0              | 0 | 0                     | 0 | 0 |
| 1  | x              | x | X                     | 0 | 0 |
| 0  | 1              | x | x                     | 0 | 1 |
| 0  | 0              | 1 | x                     | 1 | 0 |
| 0  | 0              | 0 | 1                     | 1 | 1 |



#### **Equations**

$$X = \overline{I0}.\overline{I1}.(I2 + I3)$$

$$Y = \overline{I0}.(I1 + .\overline{I2}.I3)$$

### Le décodeur binaire

- C'est un circuit combinatoire qui est constitué de :
  - N : entrées de données
  - 2<sup>n</sup> sorties
  - Pour chaque combinaison en entrée une seule sortie est active à la fois



Active la ligne de sortie correspondant au code binaire présent en entrée

#### Décodeur 2→4

#### Table de vérité

| V | A | В | S0 | S1 | S2 | <b>S</b> 3 |
|---|---|---|----|----|----|------------|
| 0 | X | X | 0  | 0  | 0  | 0          |
| 1 | 0 | 0 | 1  | 0  | 0  | 0          |
| 1 | 0 | 1 | 0  | 1  | 0  | 0          |
| 1 | 1 | 0 | 0  | 0  | 1  | 0          |
| 1 | 1 | 1 | 0  | 0  | 0  | 1          |



$$S_0 = (\overline{A}.\overline{B}).V$$

$$S_1 = (\overline{A}.B).V$$

$$S_2 = (A.B).V$$

$$S_3 = (A.B).V$$

#### Décodeur 3→8

| A | В | С | S0 | S1 | S2 | S3 | S4 | S5 | S6 | S7 |
|---|---|---|----|----|----|----|----|----|----|----|
| 0 | 0 | 0 | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0 | 0 | 1 | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0 | 1 | 0 | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  |
| 0 | 1 | 1 | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |
| 1 | 0 | 0 | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| 1 | 0 | 1 | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| 1 | 1 | 0 | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| 1 | 1 | 1 | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |



Codeur

Démultiplexeur Décodeur



$$S_0 = \overline{A}.\overline{B}.\overline{C}$$

$$S_1 = \overline{A}.\overline{B}.C$$

$$S_2 = \overline{A}.B.\overline{C}$$

$$S_3 = A.B.C$$

$$S_4 = A.B.C$$

$$S_5 = A.\overline{B}.C$$

$$S_6 = A.B.C$$

$$S_7 = A.B.C$$

## Transcodeur

C'est un circuit combinatoire qui permet de transformer un code X (sur n bits) en entrée en un code Y (sur m bits) en sortie.

Passage d'un code C<sub>1</sub> à un code C<sub>2</sub>



## Transcodeur: exemple



Code binaire 0 à 9

Configuration alimentation des diodes (ou LCD)

Exemples de code :

Binaire, binaire réfléchi, 7-segments, BCD, ...

#### **Additionneur**

- Le demi additionneur est un circuit combinatoire qui permet de réaliser la somme arithmétique de deux nombres A et B chacun sur un bit.
- A la sotie on va avoir la somme S et la retenu R (Carry).



Pour trouver la structure (le schéma) de ce circuit on doit en premier dresser sa table de vérité

#### **Demi Additionneur**

• En binaire l'addition sur un seul bit se fait de la manière suivante:



$$0 + 0 = 00$$

$$0+1 = 01$$

$$1+0 = 01$$

$$1+1 = 10$$

| • |
|---|
|   |

| A | В | R | S |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |

De la table de vérité on trouve :

$$R = A.B$$

$$S = \overline{A}.B + A.\overline{B} = A \oplus B$$

#### **Demi Additionneur**



Logigramme Demi-Additionneur

## **Additionneur complet**

 Lorsque on fait une addition (binaire) il faut tenir en compte de la retenue entrante.

### Additionneur complet 1 bit

- L'additionneur complet à un bit possède 3 entrées :
  - a<sub>i</sub>: le premier nombre sur un bit.
  - b<sub>i</sub>: le deuxième nombre sur un bit.
  - $r_{i-1}$ : le retenue entrante sur un bit.
- Il possède deux sorties :
  - S<sub>i</sub>: la somme
  - R<sub>i</sub> la retenue sortante



### Additionneur complet 1 bit

Table de vérité d'un additionneur complet sur 1 bit



| $a_i$ | $\mathbf{b_i}$ | r <sub>i-1</sub> | r <sub>i</sub> | Si |
|-------|----------------|------------------|----------------|----|
| 0     | 0              | 0                | 0              | 0  |
| 0     | 0              | 1                | 0              | 1  |
| 0     | 1              | 0                | 0              | 1  |
| 0     | 1              | 1                | 1              | 0  |
| 1     | 0              | 0                | 0              | 1  |
| 1     | 0              | 1                | 1              | 0  |
| 1     | 1              | 0                | 1              | 0  |
| 1     | 1              | 1                | 1              | 1  |

**Equations** 

$$S_{i} = \overline{A}_{i}.\overline{B}_{i}.R_{i-1} + \overline{A}_{i}.B_{i}.\overline{R}_{i-1} + A_{i}.\overline{B}_{i}.\overline{R}_{i-1} + A_{i}.B_{i}.R_{i-1}$$

$$R_{i} = \overline{A_{i}}B_{i}R_{i-1} + A_{i}\overline{B_{i}}R_{i-1} + A_{i}B_{i}\overline{R_{i-1}} + A_{i}B_{i}R_{i-1}$$

### Additionneur complet 1 bit

Si on veut simplifier les équations on obtient :

$$S_{i} = \overline{A}_{i}.\overline{B}_{i}.R_{i-1} + \overline{A}_{i}.B_{i}.\overline{R}_{i-1} + A_{i}.\overline{B}_{i}.\overline{R}_{i-1} + A_{i}.B_{i}.R_{i-1}$$

$$S_{i} = \overline{A}_{i}.(\overline{B}_{i}.R_{i-1} + B_{i}.\overline{R}_{i-1}) + A_{i}.(\overline{B}_{i}.\overline{R}_{i-1} + B_{i}.R_{i-1})$$

$$S_{i} = \overline{A}_{i}(B_{i} \oplus R_{i-1}) + A_{i}.(\overline{B}_{i} \oplus R_{i-1})$$

$$S_{i} = A_{i} \oplus B_{i} \oplus R_{i-1}$$

$$R_{i} = \overline{A_{i}}B_{i}R_{i-1} + A_{i}\overline{B}_{i}R_{i-1} + A_{i}B_{i}\overline{R}_{i-1} + A_{i}B_{i}R_{i-1}$$

$$R_{i} = R_{i-1}.(\overline{A_{i}}.B_{i} + A_{i}.\overline{B}_{i}) + A_{i}B_{i}(\overline{R}_{i-1} + {}_{i}R_{i-1})$$

$$R_{i} = R_{i-1}.(A_{i} \oplus B_{i}) + A_{i}B_{i}$$

## Schéma d'un additionneur complet

$$R_{i} = A_{i}.B_{i} + R_{i-1}.(B_{i} \oplus A_{i})$$
  
$$S_{i} = A_{i} \oplus B_{i} \oplus R_{i-1}$$



#### Additionneur sur 4 bits

- Un additionneur sur 4 bits est un circuit qui permet de faire l'addition de deux nombres A et B de 4 bits chacun
  - $A(a_3a_2a_1a_0)$
  - $B(b_3b_2b_1b_0)$



En plus il prend en compte de la retenu entrante

- En sortie on va avoir le résultat sur 4 bits ainsi que la retenu (5 bits en sortie)
- Donc au total le circuit possède 9 entrées et 5 sorties.
- Avec 9 entrées on a 29=**512 combinaisons** !!!!!! Comment faire pour représenter la table de vérité ?????
- Il faut trouver une solution plus facile et plus efficace pour concevoir ce circuit ?

#### Additionneur sur 4 bits

•Lorsque on fait l'addition en binaire, on additionne bit par bit en commençant à partir du poids fiable et à chaque fois on propage la retenue sortante au bit du rang supérieur.

L'addition sur un bit peut se faire par un additionneur complet sur 1 bits.



Résultat final 91

### Additionneur 4 bits (schéma)

Le premier mot  $A(a_3a_2a_1a_0)$ Le deuxième mot  $B(b_3b_2b_1b_0)$ 



## Comparateur

- C'est un circuit combinatoire qui permet de comparer entre deux nombres binaire A et B.
- Il possède 2 entrées :

- A: sur n bit

B: sur n bit

Il possède 3 sorties

E : égalité (A=B)

I : inférieur (A < B)

S : supérieur (A > B)

A 
$$\rightarrow$$
  $S=1 \text{ si } A > B$ 

B  $\rightarrow$   $E=1 \text{ si } A = B$ 
 $I=1 \text{ si } A < B$ 

Entrées de cascadage Pour une comparaison à n autres bits

## Comparateur sur un bit

Il possède 2 entrées :

A: sur un bit

B: sur un bit

Table de vérité

| A | В | fs | fe | fi |
|---|---|----|----|----|
| 0 | 0 | 0  | 1  | 0  |
| 0 | 1 | 0  | 0  | 1  |
| 1 | 0 | 1  | 0  | 0  |
| 1 | 1 | 0  | 1  | 0  |

Il possède 3 sorties

fe: égalité (A=B)

fi : inférieur (A < B)

fs: supérieur (A > B)



$$fs = A.\overline{B}$$

$$fi = \overline{AB}$$

$$fe = \overline{AB} + AB = \overline{A \oplus B} = \overline{fs + fi}$$

## Logigramme comparateur sur un bit

$$fs = A.\overline{B}$$

$$fi = \overline{AB}$$

$$fe = \overline{fs + fi}$$



Logigramme comparateur sur 1 bit

### **Exemple 2 : Comparateur sur 2 bits**

Il possède 2 entrées :

A: sur 2 bits  $(A_2A_1)$ 

B: sur 2 bits  $(B_2B_1)$ 

Il possède 3 sorties

fe : égalité

fi : inférieur

fs: supérieur



### **Comparateur 2 bits**

$$fe = (\overline{A2 \oplus B2}).(\overline{A1 \oplus B1})$$

A>B si

A2 > B2 ou (A2=B2 et A1>B1)

$$fs = A2.\overline{B2} + (\overline{A2 \oplus B2}).(A1.\overline{B1})$$

A<B si

A2 < B2 ou (A2=B2 et A1<B1)

$$fi = A2.B2 + (A2 \oplus B2).(A1.B1)$$

| <b>A2</b> | <b>A1</b> | B2 | B1 | fs | fe | fi |
|-----------|-----------|----|----|----|----|----|
| 0         | 0         | 0  | 0  | 0  | 1  | 0  |
| 0         | 0         | 0  | 1  | 0  | 0  | 1  |
| 0         | 0         | 1  | 0  | 0  | 0  | 1  |
| 0         | 0         | 1  | 1  | 0  | 0  | 1  |
| 0         | 1         | 0  | 0  | 1  | 0  | 0  |
| 0         | 1         | 0  | 1  | 0  | 1  | 0  |
| 0         | 1         | 1  | 0  | 0  | 0  | 1  |
| 0         | 1         | 1  | 1  | 0  | 0  | 1  |
| 1         | 0         | 0  | 0  | 1  | 0  | 0  |
| 1         | 0         | 0  | 1  | 1  | 0  | 0  |
| 1         | 0         | 1  | 0  | 0  | 1  | 0  |
| 1         | 0         | 1  | 1  | 0  | 0  | 1  |
| 1         | 1         | 0  | 0  | 1  | 0  | 0  |
| 1         | 1         | 0  | 1  | 1  | 0  | 0  |
| 1         | 1         | 1  | 0  | 1  | 0  | 0  |
| 1         | 1         | 1  | 1  | 0  | 1  | 0  |

## **Comparateur 3 bits**

 Un circuit combinatoire qui permet de comparer entre deux nombres binaire X et Y.

Il possède 2 entrées :

A: sur 3 bits

B: sur 3 bits

Il possède 3 sorties

fe : égalité (X=Y)

fi : inférieur (X < Y)

fs: supérieur (X>Y)



### **Deux circuits combinatoires**

Exemple: Circuit plus complexe = Comparateur + Transcodeur



## ALU (ou UAL) Unité Arithmétique et Logique



Choix de la fonction (32 cas)

Instruction

#### Exemple:

Résultat

$$R = A + B$$

$$R = A + B$$

$$R = A + B + 1$$

. . .

$$R = A ou B$$

$$R = A \text{ nand } B$$

. . .

# Merci pour votre attention